採用 ECC 架構可防止 CAD 資料損毀及系統當機
2014/01/07 22:40
瀏覽899
迴響0
推薦1
引用0
具有錯誤修正碼 ECC 功能的記憶體及處理器可偵測並修正單一位元錯誤,此類錯誤可能會導致資料損毀或引起系統當機。 選擇具 ECC 能力之處理器及記憶體,可完整擁有 ECC 架構優勢,保持您的系統順利運作。 以下為 ECC 記憶體簡介短片,建議打開音效及自動翻譯字幕,以全螢幕模式觀賞。
備註 1 : Google 於 2009 年發表的一篇論文中提到,他們以兩年半的時間實際在機房內測量到的記憶體錯誤率約為 2.5~7 x 10^-11 error/bit·h,若以一般電腦 8GB 的記憶體容量換算,每小時應會發生 1.6~4.5 次錯誤。
備註 2 : 微軟分析 Windows 的錯誤自動回報資料發現,大部分的錯誤都和 DRAM 所發生的 single-bit error 有關。 因此微軟統計了四年的資料之後,於 2007 年正式對資訊製造業做出建議,希望桌機和筆電都能內建 ECC 記憶體。
備註 3 : single-bit error 的原因通常來自系統機體內外的各種干擾源,甚至可以追溯到中子輻射 neutron radiation 的影響,這種宇宙射線 cosmic rays 會衝擊 DRAM 中的電容單元,進而改變其電荷狀態。